• Home
  • Computer e Ufficio
  • FPGA JTAG Standard di Open3S500E # XC3S500E Spartan-3E XILINX FPGA Bordo di Sviluppo di Valutazione + XC3S500E Core Kit

Anteprima

10

Computer e Ufficio

FPGA JTAG Standard di Open3S500E # XC3S500E Spartan-3E XILINX FPGA Bordo di Sviluppo di Valutazione + XC3S500E Core Kit

€37.78

Tags: Economico FPGA JTAG Standard di Open3S500E # XC3S500E Spartan 3E XILINX FPGA Bordo di Sviluppo di Valutazione + XC3S500E Core Kit, Alta Qualità FPGA JTAG Standard di Open3S500E # XC3S500E Spartan-3E XILINX FPGA Bordo di Sviluppo di Valutazione + XC3S500E Core Kit, Fornitori Scheda demo Cinesi.


  • SKU: s951
  • Peso del collo: 0.3kg (0.66lb.)
  • Dimensioni del collo: 20cm x 18cm x 10cm (7.87in x 7.09in x 3.94in)
  • Tipo unità: parte

Bestseller

Descrizione

FPGA JTAG Standard di Open3S500E # XC3S500E Spartan-3E XILINX FPGA Bordo di Sviluppo di Valutazione + XC3S500E Core Kit Scheda di sviluppo FPGA progettato per XILINX serie Spartan-3E, presenta il XC3S500E a bordo, ed integra le varie interfacce standard, abbastanza facili per le espansioni periferiche. Panoramica

Open3S500E È una scheda di sviluppo FPGA che si compone di scheda madre DVK600 E il bordo di centro FPGA Core3S500E .

Open3S500E supporta ulteriore espansione con i vari bordi accessori facoltativi per l'applicazione specifica. Il design modulare e aperto lo rende l'ideale per iniziare lo sviluppo di applicazioni con XILINX Spartan-3E i dispositivi della serie FPGA. Cosa c' è di sulla scheda madre FPGA CPLD connettore della scheda di base: Per collegare facilmente core schede che integrano un FPGA CPLD chip a bordo 8I/Os_1 interfaccia, Per il collegamento di schede accessorie/moduli 8I/Os_2 interfaccia, Per il collegamento di schede accessorie/moduli 16I/Os_1 interfaccia, Per il collegamento di schede accessorie/moduli 16I/Os_2 interfaccia, Per il collegamento di schede accessorie/moduli 32I/Os_1 interfaccia, Per il collegamento di schede accessorie/moduli 32I/Os_2 interfaccia, Per il collegamento di schede accessorie/moduli 32I/Os_3 interfaccia, Per il collegamento di schede accessorie/moduli

Tutto l' I/O interfacce di cui sopra: In grado di essere simulato come USART, I2C, SPI, PS/2, ecc. In grado di pilotare dispositivi come FRAM, FLASH, USB, Ethernet, ecc. SDRAM interfaccia Per il collegamento di SDRAM scheda accessoria Funziona anche come FPGA CPLD pins connettori di espansione Interfaccia LCD, Per il collegamento di LCD22, LCD12864, LCD1602 ONE-WIRE interfaccia: Si collega facilmente a UN-dispositivi di FILO (TO-92 pacchetto), ad esempio come sensore di temperatura (DS18B20), numero di registrazione elettronica (DS2401), ecc. 5 v DC jack Joystick: Cinque posizioni Buzzer Potenziometro: Per LCD22 di regolazione della retroilluminazione, o LCD12864, LCD1602 regolazione del contrasto Interruttore di alimentazione Buzzer ponticello ONE-WIRE jumper Joystick ponticello

Per ponticelli 17-19: Breve il ponticello per collegarsi a I/O utilizzato nel codice di esempio Aprire il ponticello per collegarsi ad altri perni su ordinazione via i ponticelli

Il DVK600 supporta una vasta gamma di diversi core schede, quindi, alcuni dei interfacce può essere Non-Collegato e inutile, mentre il collegamento a determinati bordo di centro. Per esempio, durante la connessione alla Core3S500E/CoreEP2C8, il '32I/Os_3' Non è Collegato. Cosa c' è sul Core3S500E XC3S500E: Il XILINX Spartan-3E FPGA dispositivo che dispone di: Frequenza di funzionamento: 50 mhz Tensione di funzionamento: 1.15 v ~ 3.3 v Cornici e articoli da esposizione: QFP208 I/O: 116 LEs: 500 k RAM: 360kb DCMs: 4 Debug/Programmazione: Supporta JTAG AMS1117-3.3, 3.3 v regolatore di tensione AMS1117-2.5, 2.5 v regolatore di tensione AMS1117-1.2, 1.2 v regolatore di tensione XCF04S, A bordo di memoria FLASH seriale, per la memorizzazione di codice Indicatore di alimentazione Led FPGA indicatore di inizializzazione Pulsante di Reset NCONFIG pulsante: Per ri-la configurazione di chip FPGA, l'equivalente di potenza reseting 50 m oscillatore a cristallo attivo Interfaccia JTAG: Per il debug/programmazione FPGA pin di espansione, VCC, GND e tutti gli I/O le porte sono accessibili sui connettori di espansione per ulteriore espansione Foto

Open3S500E Bordo di Sviluppo

Open3S500E Bordo di Sviluppo

Open3S500E Bordo di Sviluppo di vista posteriore

Scheda madre DVK600

Bordo di centro FPGA Core3S500E

Bordo di centro FPGA Core3S500E

Il collegamento di vari periferiche

Il collegamento a LCD12864

Il collegamento a LCD1602

Il collegamento a RS232 Bordo

Il collegamento a USB UART Consiglio

Il collegamento a 8 SEG Consiglio LED

Il collegamento a 8 Push Bottoni

Il collegamento a 4x4 Tastiera

Collegamento a EEPROM di Bordo

Multi periferiche collegata ad una interfaccia

Il collegamento a DataFlash Consiglio

Il collegamento a CY7C68013A Scheda USB

Collegamento a VGA PS2 Bordo

Il collegamento a qualsiasi scheda accessoria avete bisogno

Nota:

Il Open3S500E non integra alcuna programmazione/funzione di debug, un programmatore/debugger è richiesto.

Bordi accessori nella foto NON sono inclusi nel Open3S500E Standard Cornici e articoli da esposizione. Esempi

Il Open3S500E FPGA bordo di sviluppo viene fornito con i vari esempi di codici per il supportati periferiche, che ti danno un rapido avvio per sviluppare la propria applicazione. Periferiche Descrizione Interfaccia Verilog VHDL AT24CXX EEPROM I2C Y Y FM24CXX FRAM I2C Y Y AT45DBXX DATAFLASH SPI Y PCF8563 RTC I2C Y PCF8591 4xAD, 1xDA I2C Y DS18B20 Sensore di temperatura 1-WIRE Y SP3232 Di comunicazione seriale UART Y Y SP3485 Di comunicazione seriale UART Y Y PL2303 DA USB A UART UART Y Y CY7C68013A DISPOSITIVO USB I/O Y Buzzer Dispositivo audio 1I/O (PWM) Y Y PS/2 tastiera Dispositivo di Input PS/2 Y Y Pulsanti singoli Dispositivo di Input ---- Y Y 4x4 tastiera Dispositivo di Input 8I/Os Y Y Joystick Dispositivo di Input 5I/Os Y Y LED Dispositivo di visualizzazione ---- Y Y 8 SEG LED Dispositivo di visualizzazione 13I/Os Y Y Monitor VGA Dispositivo di visualizzazione VGA Y Y Carattere LCD Dispositivo di visualizzazione 11I/Os Y Y LCD grafico Dispositivo di visualizzazione 11I/Os Y Y Debug/Programmazione Interfaccia

Dati supplementari

  • Operating Voltage: 1.15V~3.3V
  • Open3S500E: an FPGA development board
  • Demo Board Type: Others
  • Model Name: Open3S500E Standard
  • Marca: Waveshare
  • XC3S500E: the XILINX Spartan-3E FPGA device
  • I/Os: 116
  • JTAG interface: for debugging/programming
  • Operating Frequency: 50MHz
  • Numero del Modello: Open3S500E Standard
  • FPGA pins expander: VCC, GND and all the I/O ports
  • Package: QFP208
  • Debugging/Programming: supports JTAG

Recensioni (1)

Aggiungi una recensione

12345

€18.06 €14.78

Computer e Ufficio

Attiny24a-ssu ATtiny44 ATtiny24 ATtiny84 AVR SOIC14 150 mil Adattatore di Programmazione Presa di Prova

attiny24a-ssu ATtiny44 ATtiny24 ATtiny84 AVR SOIC14 150 mil Adattatore di Programmazione Presa di Prova Enplas IC Test & Burn-in Zoccolo con una semplice scheda, soprattutto per AVR SOIC14 (150 mil) del pacchetto caratteristiche 10-pin/6-pin ISP Porta per la programmazione o test cristallo esterno può essere

€16.42 €15.43

Computer e Ufficio

NUCLEO Originale NUCLEO-F103RB # STM32F1 STM32 STM32F103 STM32 Bordo con Embedded ST-LINK

NUCLEO Originale NUCLEO-F103RB # STM32F1 STM32 STM32F103 STM32 Scheda supporta per Arduino, Embedded ST-LINK NUCLEO-F103RB, scheda di sviluppo per serie F1-con STM32F103RBT6 STM32 MCU, supporta Arduino descrizione il STM32 Nucleo scheda fornisce un conveniente e flessibile per gli utenti provare nuove idee

€46.81 €39.47

Computer e Ufficio

Waveshare Modulo di Calcolo IO a Bordo, Più, composito del Bordo di Sblocco per Lo Sviluppo con Raspberry Pi CM3/CM3L/CM3 +/CM3 + L

DESCRIZIONE Calcolo Modulo IO a Bordo, Più, composito del Bordo di Sblocco per Lo Sviluppo con Raspberry Pi CM3/CM3L/CM3 +/CM3 + L Panoramica Il Calcolo del Modulo IO a Bordo, Più è una scheda di sviluppo che è possibile collegare un Raspberry Pi Modulo di Calcolo in, e fare uso di le risorse di Pi in modo

Iscriviti Alla Nostra Newsletter